
經(jīng)驗(yàn)分享:使用多個時鐘時,如何改善系統(tǒng)性能?
發(fā)布時間:2017-02-22 責(zé)任編輯:sherry
【導(dǎo)讀】在使用同一時鐘源產(chǎn)生多個時鐘時,一個常見的問題是噪聲,通常表現(xiàn)為存在于噪底之上的雜散,這是因?yàn)閱我粫r鐘源被倍頻或分頻為多個時鐘。那么使用多個時鐘時,該如何改善系統(tǒng)性能?
在使用同一時鐘源產(chǎn)生多個時鐘時,一個常見的問題是噪聲,通常表現(xiàn)為存在于噪底之上的雜散,這是因?yàn)閱我粫r鐘源被倍頻或分頻為多個時鐘。偏移各時鐘的相鄰沿可以降低噪聲雜散,或者完全消除雜散,這具體取決于系統(tǒng)的時序裕量。這一現(xiàn)象是一個時間變量系統(tǒng),其中時鐘信號的破壞與時域中的干擾位置相關(guān)。干擾位置是固定的,因此時鐘的破壞程度與干擾的幅度成比例,就像在線性系統(tǒng)中一樣。

來,送個例子,以時鐘發(fā)生器AD9516的兩路輸出為例加以說明吧~
一路100MHz輸出連接到一個ADC,另一路2 5 M H z 輸出(1/4&TImes;fSAMPLE)為一個FPGA提供時鐘信號。兩路輸出時鐘的上升沿和下降沿幾乎是同時的,其結(jié)果是發(fā)生耦合效應(yīng),因?yàn)閮蓚€快速運(yùn)動的高帶寬時鐘沿每隔10ns出現(xiàn)一次,而不是所需要的一個時鐘沿。在此躍遷期間,內(nèi)部或外部的噪聲必須很低,因?yàn)槎秳踊蛟肼暣嬖谟跁r鐘的躍遷區(qū)時會破壞ADC的時序。提高壓擺率以加快時鐘沿(閾值區(qū)相應(yīng)變?。┎豢杀苊獾貢s短噪聲在閾值期間存在的時間,從而有效降低引入系統(tǒng)的均方根抖動量。在時鐘的穩(wěn)態(tài)期間(高電平和低電平),時鐘噪聲不起作用。因此,只需延遲25MHz或100MHz時鐘便能展開二者的時間,移動干擾的位置。換言之,應(yīng)將一個時鐘的躍遷沿安排在另一個時鐘的穩(wěn)態(tài)期間出現(xiàn)。
本質(zhì)上,這里涉及到一條走線與另一條相鄰走線由于串?dāng)_而引起的抖動(噪聲)。如果一條走線攜帶一個信號,而相鄰的并行走線攜帶一個變化電流,則信號走線中將產(chǎn)生一個電壓;如果它是時鐘信號,則時鐘沿出現(xiàn)的時間將被調(diào)制。如果這些時鐘沿出現(xiàn)在幾乎同一時間,就會發(fā)生問題。
特別推薦
- 噪聲中提取真值!瑞盟科技推出MSA2240電流檢測芯片賦能多元高端測量場景
- 10MHz高頻運(yùn)行!氮矽科技發(fā)布集成驅(qū)動GaN芯片,助力電源能效再攀新高
- 失真度僅0.002%!力芯微推出超低內(nèi)阻、超低失真4PST模擬開關(guān)
- 一“芯”雙電!圣邦微電子發(fā)布雙輸出電源芯片,簡化AFE與音頻設(shè)計
- 一機(jī)適配萬端:金升陽推出1200W可編程電源,賦能高端裝備制造
技術(shù)文章更多>>
- CITE2026公布八大關(guān)鍵詞,解構(gòu)2026電子信息行業(yè)發(fā)展新態(tài)勢
- 進(jìn)迭時空發(fā)布 K3 芯片 以 RISC-V 架構(gòu)賦能智能計算新場景
- 意法半導(dǎo)體公布2025年第四季度及全年財報
- AI引爆電子設(shè)計革命!莫仕點(diǎn)出十大方向,這些行業(yè)最先受益
技術(shù)白皮書下載更多>>
- 車規(guī)與基于V2X的車輛協(xié)同主動避撞技術(shù)展望
- 數(shù)字隔離助力新能源汽車安全隔離的新挑戰(zhàn)
- 汽車模塊拋負(fù)載的解決方案
- 車用連接器的安全創(chuàng)新應(yīng)用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索
電壓表
電壓傳感器
電壓互感器
電源變壓器
電源風(fēng)扇
電源管理
電源管理IC
電源連接器
電源濾波器
電源模塊
電源模塊
電源適配器
電子書
電阻測試儀
電阻觸控屏
電阻器
電阻作用
調(diào)速開關(guān)
調(diào)諧器
鼎智
動力電池
動力控制
獨(dú)石電容
端子機(jī)
斷路器
斷路器型號
多層PCB
多諧振蕩器
扼流線圈
耳機(jī)




